Технические разделы

Разработка функциональной схемы кодека свёрточного кода

Рассмотрим каждый блок кодера в отдельности.

. Функциональная электрическая схема ФПСк (ФПСд), представленная на рис.5, выполняется в виде схем умножения полиномов (многочленов) и реализуется со встроенным сумматором по модулю два и сдвиговым регистром. Такой принцип построения ФПСк целесообразнее использовать в нашем случае, т.к. k0>2 (высокоскоростные ССК).

Т.к. максимальная степень порождающих полиномов равна 32, то сдвиговый регистр содержит m=32 ячеек памяти. Нумерация ячеек ведётся справа налево. Места включения сумматоров по модулю два определяются ненулевыми членами порождающих полиномов; выходной сумматор по модулю два является многовходовым.

. Важнейшим функциональным боком декодера ССК с алгоритмом ПД является АСП (рис.7), который представляет собой последовательный регистр, содержащий m=32 ячеек памяти, с нумерацией ячеек памяти справа налево, и некоторую совокупность встроенных сумматоров по модулю два. В состав АСП входят k0=5 ПЭ, имеющие по J=4 входа. Места включения сумматоров по модулю два в регистре и подключение входов ПЭ определяются ненулевыми членами порождающих полиномов.

Т.к. у нас J≤10, то ПЭ целесообразно выполнять в виде комбинационного автомата. Для определения порога будем пользоваться следующей формулой: П ≥ J/2 + 1.

Пороговое декодирование ССК будем выполнять с использованием обратной связи в АСП. Ошибки, исправляемые в очередном блоке, могут влиять на символы синдромов, соответствующих последующим блокам, поскольку свёрточные коды непрерывны. И, для того чтобы декодер смог полностью реализовать свои корректирующие возможности, следует исключить влияние этих ошибок. Вот для чего вводится обратная связь. В этом случае одновременно с коррекцией информационных символов будет производиться коррекция синдромных символов, записанных в регистр АСП и принимавших участие в определении достоверности декодируемых информационных символов.

Проверочные треугольники составляются для каждого полинома, т.е. в нашем случае их будет 5.

Для примера составим проверочный треугольник для полинома который будет выглядеть следующим образом:

0

1

1

0

1

2

0

0

1

3

0

0

0

1

4

1

0

0

0

1

5

0

1

0

0

0

1

6

0

0

1

0

0

0

1

7

0

0

0

1

0

0

0

1

8

0

0

0

0

1

0

0

0

1

9

0

0

0

0

0

1

0

0

0

1

10

0

0

0

0

0

0

1

0

0

0

1

11

0

0

0

0

0

0

0

1

0

0

0

1

12

1

0

0

0

0

0

0

0

1

0

0

0

1

13

0

1

0

0

0

0

0

0

0

1

0

0

0

1

14

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

15

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

16

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

17

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

18

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

19

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

20

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

21

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

22

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

23

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

24

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

25

1

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

0

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

18

19

20

21

22

23

24

25

Перейти на страницу: 1 2 3

Еще статьи по технике и технологиям

Делитель частоты
Часто в преобразовательных или измерительных устройствах необходимо понижение частоты в несколько раз. Для этой задачи и необходим делитель частоты. Наиболее часто для этого используют счетчики, хотя можно разделить частоту с помощью ж ...

Исследование законов регулирования и расчет параметров настройки линейных автоматических регуляторов
регулятор автоматический фазовый Уравнение объекта регулирования Уравнение объекта при воздействии регулятора Уравнение кривой разгона объекта регулирования Вариа ...

© 2019 | www.techexpose.ru